## 高周波 (GHz) における電磁雑音低減技術の開発

プリント回路基板における高周波雑音発生状況の検討

# 小磯賢智\*,濱口 聡\*

Development of Noise Reduction Techniques in the GHz Frequency Range Studies on the Occurrence of High-frequency Noise in Printed Circuit Board

Kenchi KOISO and Akira HAMAGUCHI

## 1. はじめに

電子機器から発生する高周波雑音は他機器の正常 動作を妨害することから,各国においては雑音レベ ルを抑制するために電磁環境規制(EMC 規制)が 実施されている 1).近年,電子機器の小型化・高周 波化が進展したことに伴い,高周波雑音の抑制は困 難になりつつある.特に,高周波雑音の波長が機器 の物理的寸法と同様またはそれ以下となるケースに おいては, 雑音の抑制が更に困難となる. このよう な背景の下,情報技術装置に対する我が国と欧州の 放射エミッション規制が平成 23 年 10 月 1 日より 1 GHz 超の周波数へ適用範囲が広げられ<sup>2,3)</sup>,各国 の EMC 規制はますます厳しくなる状況下にある. 当所では,これまでに高周波測定装置や電磁界シミ ュレーションを用いた実験や解析を実施しており, 報告を行ってきた 4-6) . そこで,本報では,試作基 板の実測と電磁界シミュレーションとの比較実験を 行うことにより,プリント回路基板 (PCB) におけ る1GHz 超の高周波雑音について,その発生状況等 の検討を実施したので、その結果について報告する.

#### 2. 実験方法

PCB から放射される高周波雑音の発生状況等を 把握するため,全面平板やマイクロストリップ線路 等の典型的な配線パターンの PCB を各種試作し, 以下のような実験を行った.試作基板の例として,

\* ものづくり研究課

図 1(a) に全面平板の両面基板を,図 1(b) にマ イクロストリップ線路(隣接 GND 付き)を示す.



(a) 全面平板 両面基板



(b) マイクロストリップ線路 (隣接 GND 付き)

#### 図1 試作基板

2.1 S パラメータ

図1の試作基板について,ベクトルネットワーク アナライザ(8719D, Hewlett Packard 社製,以下, 「VNA」という.)と電磁界シミュレーションによ りSパラメータの実測と解析をそれぞれ行った.試 作基板の電磁界シミュレーションモデルの例とし て,図2(a)に全面平板の両面基板のモデルを,図 2(b)にマイクロストリップ線路(隣接 GND 付き) のモデルを示す.



図2 電磁界シミュレーションモデル

## 2.2 放射電界強度

図1の試作基板について,放射エミッション測定 により放射電界強度の実測を行った.その際には, 自作発振器を用いて試作基板に高周波信号を印加し た状態で実測を行った.自作発振器の写真を図3に 示す.



図3 自作発振器

3. 実験結果

本報では,実験した試作基板の一例として,図1 (a)に示す両面をともに全面平板とした PCB につ いて,その結果を報告する.実験した試作基板の仕 様を図4に示す.



| 基板寸法 | 100 mm | × | 150 mm |
|------|--------|---|--------|
| 基板厚さ | 1.6 mm |   |        |
| 胴箔厚さ | 35 µm  |   |        |
| 基板材質 | FR4    |   |        |

図4 実験した試作基板の仕様

### 3.1 Sパラメータ

図 4 の試作基板の S パラメータについて, VNA 実測結果と電磁界シミュレーション結果を比較した ものを図 5 に示す.710 MHz,960 MHz,1.2 GHz, 1.4 GHz, 1.7 GHz 付近に固有の共振点が存在し, 実測とシミュレーションの結果はよく一致している.



図 5 S パラメータ比較 (VNA 実測と電磁界シミュレーション)

#### 3.2 放射電界強度

図 4 の試作基板の放射電界強度について,放射エ ミッション測定による実測結果を図 6 に示す.710 ~720 MHz,940~960 MHz,1.18~1.20 GHz, 1.4 GHz,1.7 GHz 付近に固有の共振点が存在し, 雑音レベルが高いことがわかる.これらの共振点は, 前述した VNA 実測結果や電磁界シミュレーション 結果とよく一致している.



図 6 放射電界強度実測結果

## 4. 考察

PCBにおいて雑音低減化を図るには,それぞれ固 有の共振点が必ず存在するため、ノイズ対策部品に 頼るだけでなく,実測や電磁界シミュレーションを 活用する等の方法により製作前に固有の共振点を確 認し、それを避けるように設計を行うことが可能で ある.ただし,実際の機器に実装されている PCB は,本報で実験したケースと比べて遥かに複雑な配 線パターンであるため,製作前に固有の共振点を確 認するのは容易ではなく,電磁界シミュレーション で解析することは更に困難を極める.よって,より 複雑な配線パターンについては,本報で実験したよ うに VNA 測定や放射エミッション測定による実測 を活用するのが現実的な方法であり,今回の実験で その実測方法が有効であることを確認できた.また, 本報で実施した実験では、PCBの配線パターンを工 夫して積極的に雑音低減化を図るまでには至らなか ったが,本件については今後の課題とし,今回確立 した試作基板の実測方法を活用して雑音低減化が可 能な配線パターンを模索していきたい。

### 5. まとめ

PCB における 1 GHz 超の高周波雑音について, 典型的な配線パターンを各種試作し,VNA 測定と放 射エミッション測定により S パラメータと放射電界 強度の実測を行った.また,電磁界シミュレーショ ンを用いて試作基板モデルの解析を行った.その結 果,配線パターンを工夫して積極的に雑音低減化を 図るまでには至らなかったものの,PCB における雑 音を試作基板の実測により確認する方法が有効であることを確認できた.今後は,今回確立した試作基板の実測方法を活用して雑音低減化が可能な配線パターンを模索していきたい.

#### 謝辞

本報の実験に用いた 1 GHz 超放射エミッション測 定システムは,平成 22 年度電源立地地域対策交付 金交付事業(経済産業省)により機器設備の整備を 行いました.関係各位に心より御礼申し上げます.

#### 参考文献

- 1) 佐藤利三郎ほか: "EMC 電磁環境学ハンドブック 資料編 EMC 規格規制". 三松. (2009)
- 2) Official Journal of the European Union, 52 (C197), p3 (2009)
- 3) 一般財団法人 VCCI 協会: "適合確認試験におけ る 1GHz 超放射妨害波測定施行のお知らせ". http://www.vcci.jp/topics/detail.php?n=81 (2011)
- 4)小磯賢智ほか: "シールド材評価装置の電磁波シ ミュレーション解析". 平成 20 年度三重県工業研 究所研究報告, 33, p44-47 (2009)
- 5)小磯賢智ほか: "EMI 抑制と電磁界シミュレーションの活用". 平成 21 年度三重県工業研究所研究 報告, 34, p62-66 (2010)
- 6)小磯賢智ほか: "電子回路基板の EMI ノイズ対策技術". 平成22年度三重県工業研究所研究報告, 35, p15-21 (2011)